:: 게시판
:: 이전 게시판
|
이전 질문 게시판은 새 글 쓰기를 막았습니다. [질문 게시판]을 이용바랍니다.
통합규정 1.3 이용안내 인용"Pgr은 '명문화된 삭제규정'이 반드시 필요하지 않은 분을 환영합니다.법 없이도 사는 사람, 남에게 상처를 주지 않으면서 같이 이야기 나눌 수 있는 분이면 좋겠습니다."
06/12/07 01:32
달랑 vhdl 만 가지고는 할 수 있는게 별로 없을 겁니다.... 물론 FPGA 갖다 놓고 간단한 거 올리고 뭐 그 정도는 가능하겠지만...
또 나중에 보시면 아시겠지만 vhdl 이 버그도 좀 많고 대충 만들었는지 만들다 말았는지 하여튼 그런 느낌이 좀 듭니다. 베릴로그가 차라리 낫다는 생각도... 그리고 디지털 시계..... 그냥 적절한 클락 하나랑 fpga 하나만 주면 되는 거 아닌가요;; vhdl 로 나가셔서 성공하시려면 회로쪽도 공부하셔야 되고 전자장 같은 다른 분야도 많이 공부하셔야 될겁니다. vhdl + 낮은 클락의 프로세서 정도로 할 수 있는 건 이제는 많이 한정되어 있으니까요.
06/12/07 01:40
음... 글쿤요..
10년내로 VHDL 이 사라진다는 기사도 보긴 봤지만... ..공부하다가 맘에 맞는거 찾았다고 생각했는데.... 에고에고..근데 전자장은 왜 필요하죠? 전자기학도 전자과라고 전계하고 전위까지만 하고 끝내더만...-0-
06/12/07 01:50
요즘엔 높은 클락을 많이 쓰기 때문이죠. 클락을 높게 쓰면 같은 전선위에서도 전선이 길면 한쪽 끝하고 다른 끝하고 전압이 다릅니다. 전자장 2 에서 나오는데.... 키르히호프 법칙이 개그가 되는 거죠 -_-;;
사실 옛날에는 별 문제가 안 됐습니다. 동작 클락도 낮았고 말이죠.... 하지만 요즘은 수백 메가는 기본이고 몇 기가 헤르츠 짜리 프로세서& 디지털 회로도 많으니..... 예를 들어서, 휴대폰 같은 통신기기 들어오는 signal 을 처리한다고 해봅시다. 일단 높은 주파수에 얹혀 오기 때문에 그 signal 을 처리하려면 프로세서도 빨라야 되거든요. 그럼 당연히 clock 이 올라가고.. 원하지 않던 이런 저런 현상이 생기게 되죠. 아, 그리고 베릴로그도 vhdl 이랑 비슷합니다. vhdl 배우시고 나서 배우시면 매우 빨리 배우실 수 있을 겁니다.
06/12/07 01:53
vhdl 에 대해 관심이 많으시다면 vhdl 가르치셨던 교수님과 면담을 해보세요. 제가 알려드리는 것보다 교수님께서 훨씬 자세히 설명해 주실 겁니다. 디지털 회로 설계의 미래라던지, 할 수 있는 일이라던지....
|